Suche

EMV-konformes Leiterplatten- und IC-Design in der Entwicklung

Analyse der Schaltung, Bauelemente, Leiterplatte und Simulation

Teilen:

EMV-konformes Leiterplatten- und IC-Design in der Entwicklung

Ziel dieses Seminars ist es, die Grundlagen eines EMV-gerechten Leiterplattendesigns zu vermitteln. Praxisbeispiele zeigen, wie ein strukturierter Ansatz zur Erstellung von Schaltplänen angewendet werden kann, der neben der Schaltplanerstellung auch die EMV durch aktive und passive Bauelemente sowie den Einsatz von Simulationen umfasst.

Das Seminar befasst sich mit den einzelnen Bausteinen einer Elektronikentwicklung und ihrem Beitrag zum Gesamtverhalten bezüglich der elektromagnetischen Verträglichkeit. In diesem Seminar stehen die passiven und aktiven elektronischen Bauelemente sowie die Leiterplatte im Fokus der Betrachtung.
Die Teilnehmer erhalten neue Ansätze einer strukturierten Anschauungsweise für die Erstellung von Stromlaufplänen, welche gepaart mit Simulationsansätzen eine zielführende Leiterplattenentwicklung ermöglichen sollen. Neben vielen Beispielen aus der Praxis werden die grundsätzlichen Problemstellungen des Leiterplattendesigns und deren Lösungsmöglichkeiten verdeutlicht.

Ein weiterer Themenschwerpunkt befasst sich mit dem Thema High-Speed-Design. Hier werden die grundlegenden Fragstellungen bezüglich Signal Integrity, Lagenaufbau und Terminierung anschaulich erörtert. Als Ergänzung zum Leiterplattendesign wird der Beitrag von integrierten Schaltkreisen und ihr Einfluss bezüglich Emission und Störfestigkeit einer Elektronik analysiert. Durch die immer schneller werdenden Schaltvorgänge in den integrierten Schaltkreisen stellen sie eine Schlüsselkomponente in Bezug auf die EMV dar. Um entsprechende schaltungstechnische Abhilfen zu schaffen, müssen auch die klassischen passiven Bauelemente, wie Widerstand, Spule und Kondensator betrachtet werden. Hier wird mittels Simulationsbeispielen einer Filterentwicklung der Einfluss ihres charakteristischen Verhaltens sowie die Auswirkungen einer mangelhaften und optimierten Filterauslegung aufgezeigt.

In der modernen Elektronikentwicklung gewinnen auch Schaltnetzteile immer mehr an Bedeutung. Aus Sicht der EMV stellen sie eine Herausforderung für jeden Schaltungsentwickler dar.
Im Seminar wird auf die unterschiedlichen Topologien und ihr entsprechendes EMV-Verhalten detailliert eingegangen, um künftig eine Hilfestellung bei der Entwicklung bzw. bei der Schaltungsauswahl zu geben.

Zum Thema

In der modernen Elektronikentwicklung gewinnen auch Schaltnetzteile immer mehr an Bedeutung. Aus Sicht der EMV stellen sie eine Herausforderung für jeden Schaltungsentwickler dar.

Zielsetzung

Im Seminar wird auf die unterschiedlichen Topologien und ihr entsprechendes EMV-Verhalten detailliert eingegangen, um künftig eine Hilfestellung bei der Entwicklung bzw. bei der Schaltungsauswahl zu geben.

Programm

20.09.2022
21.09.2022
Referent
No data was found
Referent folgt
Zertifizierungen

Weitere EMV Seminare finden Sie hier.

Journal
Journal folgt
Mehr zu diesem Thema

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Flyer herunterladen
hdt+ Der digitale Campus
Programm, Chat, Poster, Ausstellung und alle Infos zur Veranstaltung auf Ihrem Smartphone
QR Code https://hdt.zummit.com/events/emv-konformes-leiterplatten-und-ic-design-in-der-entwicklung/7113/D3JV5
Preise
Präsenz-Teilnahme
1.395,00 €*
Für HDT-Mitglieder
1.285,00 €*
Ausgewählter Termin
Di. 20.09.2022, 09:00 Uhr —
Mi. 21.09.2022, 16:00 Uhr
Hansa Apart-Hotel Regensburg
Friedenstraße 7
93051 Regensburg
Veranstaltungsnummer: VA22-01198
Ansprechpartner
Organisatorische Fragen:
info@hdt.de
+49 201 1803-1
Fachliche Fragen:
Dipl.-Ing. Bernd Hömberg
b.hoemberg@hdt.de
+49 201 1803-249

Infos zu unseren Veranstaltungen

Ähnliche Schulungen

Kunden haben sich ebenfalls angesehen

Buchung
Veranstaltung:

{EVENT_NAME}

Termin:

{EVENT_DATE}

Preise:

{EVENT_TICKETS}

Gesamtsumme
0,00 €*